MAX 10 FPGA器件数据表

ID 683794
日期 9/22/2014
Public
文档目录

1.2.2.1.5.1. 单电源供电器件真LVDS发送器时序规范

表 38.   MAX® 10单电源供电器件真LVDS发送器时序规范—初步仅在底部I/O bank上支持真LVDS发送器。
符号 参数 模式 –C7,–I7 –A7 –C8 单位
最小 典型 最大 最小 典型 最大 最小 典型 最大
fHSCLK 参考时钟频率 x10 5 145 5 97.5 5 100 MHz
x8 5 145 5 97.5 5 100 MHz
x7 5 145 5 97.5 5 100 MHz
x4 5 145 5 97.5 5 100 MHz
x2 5 145 5 97.5 5 100 MHz
x1 5 290 5 195 5 200 MHz
HSIODR 数据速率 x10 100 290 100 195 100 200 Mbps
x8 80 290 80 195 80 200 Mbps
x7 70 290 70 195 70 200 Mbps
x4 40 290 40 195 40 200 Mbps
x2 20 290 20 195 20 200 Mbps
x1 10 290 10 195 10 200 Mbps
tDUTY 发送器输出时钟上的占空比 45 55 45 55 45 55 %
TCCS44 发送器通道到通道偏移 340 340 340 ps
tx Jitter 输出抖动 1,000 1,000 1,000 ps
tRISE 上升时间 20 – 80%, CLOAD = 5 pF 500 500 500 ps
tFALL 下降时间 20 – 80%, CLOAD = 5 pF 500 500 500 ps
tLOCK PLL从器件配置结束进行锁定所需要的时间。 1 1 1 ms
44 TCCS规范仅适用于同一侧上的I/O bank。