MAX 10 FPGA器件数据表

ID 683794
日期 9/22/2014
Public
文档目录

1.2.2.2. 存储器输出时钟抖动规范

MAX® 10器件支持高达300 MHz的外部存储器接口。 MAX® 10器件的外部存储器接口自动校准。

存储器输出时钟抖动测量200个连续的时钟周期。

时钟抖动规范适用于使用DDIO电路生成的存储器输出时钟管脚,DDIO电路由布线在全局时钟网络的PLL输出提供时钟。

只有快速等级器件支持DDR3和LPDDR2 SDRAM存储器接口。

表 44.   MAX® 10器件的存储器输出时钟抖动规范—初步
参数 符号 –6 速度等级 –7 速度等级 单位
最小 最大 最小 最大
Clock period jitter(时钟周期抖动) tJIT(per) –100 100 –125 125 ps
Cycle-to-cycle period jitter(周期到周期抖动) tJIT(cc) 200 250 ps