仅对英特尔可见 — GUID: rtf1550091448509
Ixiasoft
产品终止通知
1. Intel® FPGA SDK for OpenCL™ Pro Edition最佳实践指南介绍
2. 查看您Kernel的report.html文件
3. OpenCL内核设计概念
4. OpenCL内核设计最佳实践
5. 分析(Profiling)您的内核来识别性能瓶颈
6. 提高单个Work-Item内核性能的策略
7. 提高NDRange内核数据处理效率的策略
8. 提高存储器访问效率的策略
9. 优化FPGA面积使用的策略
10. 优化英特尔 Stratix 10 OpenCL设计的策略
11. 提高主机应用程序性能的策略
12. Intel® FPGA SDK for OpenCL™ Pro版最佳实践指南存档
A. Intel® FPGA SDK for OpenCL™ Pro版最佳实践指南修订历史
仅对英特尔可见 — GUID: rtf1550091448509
Ixiasoft
2.5. 分析吞吐量
<your_kernel_filename>/reports/report.html文件包含的信息有助于您基于设计的吞吐量旋钮优化您的设计。
从Reports菜单的Throughput Analysis下拉菜单,您可以分析吞吐量Loop Analysis报告。本视图的目的在于显示瓶颈和循环硬件。对于每个循环,您可以识别其是否被流水线化,是否使用超高优化(hyper-optimized)循环结构,又或者是否应用了用户pragma。您还可以找出循环的II和循环推测值。请参阅查看循环信息了解更多信息。
注: Loop Analysis不报告任何关于NDRange循环的报告。