仅对英特尔可见 — GUID: uok1491597976510
Ixiasoft
5.3.1. Vendor Specific Capability Header Register(供应商指定功能头寄存器)
5.3.2. Vendor Specific Header Register(供应商指定头寄存器)
5.3.3. Intel Marker Register(标记符寄存器)
5.3.4. User Configurable Device/Board ID Register(用户可配置器件/电路板ID寄存器)
5.3.5. CvP Status Register(CvP状态寄存器)
5.3.6. CvP Mode Control Register(CvP模式控制寄存器)
5.3.7. CvP Data Registers(CvP数据寄存器)
5.3.8. CvP Programming Control Register(CvP编程控制寄存器)
5.3.9. CvP Credit Register(CvP信用寄存器)
仅对英特尔可见 — GUID: uok1491597976510
Ixiasoft
4.1.2. PCIe* 唤醒时间要求
对于开放系统,必须确保 PCIe* 链路满足 PCI Express* CARD Electromechanical Specification中定义的 PCIe* 唤醒时间要求。根据 PCIe* 唤醒时序规范从上电到链路有效(L0)状态的跳转时间必须在200 ms内。从FPGA上电到用于FPGA PCI Express* IP Core的Hard IP已准备用于链路训练必须在120 ms内。