MAX 10嵌入式存储器用户指南

ID 683431
日期 11/02/2015
Public
文档目录

8.1. MAX® 10器件的移位寄存器(基于RAM)IP内核信号

表 26.  移位寄存器(基于RAM)IP内核输入信号
信号 需要 说明
shiftin[] Yes 移位器的数据输入。输入端口WIDTH位宽。
时钟 Yes 正边沿触发时钟。
clken No clock端口的时钟使能。clken 默认为VCC。
aclr No 异步清除移位寄存器链的内容。置位aclr信号时,shiftout输出被立即清除。
表 27.  移位寄存器(基于RAM)IP内核输出信号
信号 需要 说明
shiftout[] Yes 移位寄存器端的输出。输出端口WIDTH位宽。
taps[] Yes 移位寄存器的规则间隔的抽头的输出。输出端口WIDTH * NUMBER_OF_TAPS宽。该端口是移位寄存器的所有规则间隔的抽头(每个WIDTH 位)的集合。