仅对英特尔可见 — GUID: eis1395661419838
Ixiasoft
10.1. MAX® 10器件的ALTMEMMULT IP内核信号
信号 | 需要 | 说明 |
---|---|---|
clock | Yes | 乘法器的时钟输入。 |
coeff_in[] | No | 乘法器的系数输入端口。输入端口的大小取决于WIDTH_C参数值。 |
data_in[] | Yes | 乘法器的数据输入端口。输入端口的大小取决于WIDTH_D参数值。 |
sclr | No | 同步清零输入。如果未被使用,默认值为高电平有效。 |
sel[] | No | 固定的系数选择。输入端口的大小取决于WIDTH_S参数值。 |
sload_coeff | No | 同步加载系数输入端口。将当前选择的系数值替换为coeff_in输入中指定的值。 |
sload_data | No | 同步加载数据输入端口。指定新的乘法运算并取消任何现有的乘法运算的信号。如果MAX_CLOCK_CYCLES_PER_RESULT参数具有值为1,那么sload_data输入端口被忽略。 |
信号 | 需要 | 说明 |
---|---|---|
result[] | Yes | 乘法器输出端口。输入端口的大小取决于WIDTH_R参数值。 |
result_valid | Yes | 指示何时输出为完整乘法运算的有效结果。如果MAX_CLOCK_CYCLES_PER_RESULT参数具有值1,那么result_valid输出端口不被使用。 |
load_done | No | 指示何时新系数已经完成加载。当一个新系数完成加载时,load_done信号置位。当load_done信号为高电平时,系数值才可以被加载到存储器中。 |