MAX 10嵌入式存储器用户指南

ID 683431
日期 11/02/2015
Public
文档目录

6.1. MAX® 10器件的ROM:1-PORT IP内核信号

表 20.  ROM: 1-PORT IP内核输入信号
信号 需要 说明
adress Yes 存储器的地址输入。
addressstall_a 可选 只要addressstall_a端口为高电平,地址时钟使能输入就会保持address_a端口的之前地址。
rden 可选 rdaddress端口的读使能输入。当use_eab参数被设置为OFF时支持rden端口。如果您想要使用读使能功能,那么请用其它存储器模块类型例化IP内核。
clock Yes 以下列表描述哪一个存储器时钟必须连接到clock端口, 以及不同时钟模式中的端口同步:
  • 单时钟—连接您的单时钟源到clock 端口。所有寄存器的端口都由相同的时钟源同步。
  • 读/写—连接您的写时钟到clock端口。所有与写操作相关的寄存的端口,例如data_a端口, address_a端口, wren_a端口和byteena_a端口都由写时钟同步。
  • 输入/输出—连接您的输入时钟到clock端口。所有寄存的输入端口都由输入时钟同步。
  • 独立时钟—连接您的端口A时钟到clock端口。端口A的所有寄存的输入和输出端口都由端口A时钟同步。
clken 可选 clock端口的时钟使能输入。
inclock Yes 以下列表描述哪一个存储器时钟必须连接到inclock端口,以及不同时钟模式中的端口同步:
  • 单时钟—连接您的单来源时钟到inclock端口以及outclock端口。所有寄存的端口都被相同来源时钟同步。
  • 读/写—连接您的写时钟到inclock端口。与写操作相关的所有寄存的端口, 例如data 端口、wraddress 端口、wrenbyteena端口都被写时钟同步。
  • 输入/输出—连接您的输入时钟到inclock端口。所有寄存的输入端口都被输入时钟同步。
inclocken 可选 inclock端口的时钟使能输入。
outclock Yes 以下列表描述哪一个存储器时钟必须连接到outclock端口,以及不同时钟模式中的端口同步:
  • 单时钟—连接您的单来源时钟到 inclock端口以及outclock端口。所有寄存的端口都被相同来源时钟同步。
  • 读/写—连接您的读时钟到outclock端口。与读操作相关的所有寄存的端口, 例如rdaddress端口、rdren 端口、和q端口都被读时钟同步。
  • 输入/输出—连接您的输出时钟到outclock 端口。寄存的q端口都被输出时钟同步。
outclocken 可选 outclock端口的时钟使能输入。
表 21.  ROM:1-PORT IP内核输出信号
信号 需要 说明
q Yes 存储器的数据输出。需要q端口,并且它必须等于数据端口的宽度。