Intel® Cyclone® 10 LP器件系列管脚连接指南

ID 683137
日期 11/06/2017
Public

参考管脚

注: Intel® 建议您创建一个 Intel® Quartus® Prime设计,输入器件I/O约束并编译设计。 Intel® Quartus® Prime软件将会根据I/O约束和布局规则检查您的管脚连接性。根据器件密度、封装、I/O约束、电压分配和本文档或器件手册未详细说明的其它因素,这些规则因不同的器件会有所不同。
表 4.  参考管脚
管脚名称 管脚功能 管脚说明 连接指南
RUP[1..4] I/O,输入 I/O bank 2、4、5和7中OCT模块的参考管脚。使用时,外部精密电阻RUP必须连接到同一bank内指定的RUP管脚。如果未使用RUP管脚,那么该管脚可作为普通I/O管脚使用。 使用OCT时,通过25 Ω或50 Ω电阻将这些管脚连接到所需bank的VCCIO,取决于所需的I/O标准。当器件没有将这个专用输入用于外部精密电阻或作为I/O使用时,建议将该管脚连接到RUP管脚所在的bank的VCCIO或者GND。
RDN[1..4] I/O,输入 I/O bank 2、4、5和7中OCT模块的参考管脚。使用时,外部精密电阻RDN必须连接到同一bank内指定的RDN管脚。如果未使用RDN管脚,那么该管脚可作为普通I/O管脚使用。 使用OCT时,通过25 Ω或50 Ω电阻将这些管脚连接到GND,取决于所需的I/O标准。当器件没有将这个专用输入用于外部精密电阻或作为I/O使用时,建议将该管脚连接到GND。
NC 无连接 不要驱动信号到这些管脚。 在设计器件移植时,可将这些管脚连接到电源、接地或信号走线,这取决于选择进行移植的器件的管脚约束。不过,如果不需要考虑器件移植,则可以悬空这些管脚。