EPCQ-L串行配置器件数据表

ID 683710
日期 12/16/2016
Public
文档目录

1.4.1. EPCQ-L器件管脚说明

表 8.  EPCQ-L器件管脚说明
管脚名称 管脚类型 说明
nCS 输入

有效低电平nCS输入信号在有效操作的开始和结尾进行切换。当该信号为高电平时,撤销选择该器件且DATA管脚处于三态。

该信号为低电平时,器件使能并处于有效模式。上电后,在开始其他操作前,EPCQ-L器件需要nCS信号上的一个下降沿。

DCLK 输入

FPGA提供DCLK信号。该信号提供串行接口的时序。DATA0管脚上的数据在DCLK信号的上升沿被锁存到EPCQ-L器件。在DCLK信号的下降沿之后,DATA管脚上的数据会变更并在DCLK信号的下一个下降沿被锁存到FPGA中。

DATA0 I/O

对于AS x1模式,将该管脚用作输入信号管脚以写入或编程EPCQ-L器件。写或者编程操作期间,数据被锁存在DCLK信号的上升沿。

对于AS x4模式,该管脚被用作I/O信号管脚。写或编程操作期间,该管脚作为输入管脚运行,将数据串行传输到EPCQ-L器件中。数据被锁存到DCLK信号的上升沿。读或配置操作期间,该管脚作为输出管脚运行将数据从EPCQ-L器件串行传出到FPGA. 该数据在DCLK信号的下降沿被移出。 .

当扩展型四输入(extended quad input)快速写字节操作时,该管脚作为输入管脚运行,将数据串行传输到EPCQ-L器件中。数据被锁存在DCLK信号的上升沿。当扩展型四输入快速读操作时,该管脚作为输出信号管脚运行,将数据从EPCQ-L器件串行传出到FPGA。该数据在DCLK信号的下降沿被移出。

DATA1 I/O

AS x1模式中,使用该管脚作为输出信号管脚,当读或配置操作期间将数据从EPCQ-L器件串行传出到FPGA。AS x4模式中,该管脚被用作I/O信号管脚。信号跳变在DCLK信号的下降沿上。

扩展型四输入快速写字节操作期间,该管脚作为输入信号管脚运行,将数据串行传输到EPCQ-L器件中。该数据被锁存在DCLK信号的上升沿。 .

扩展型四输入快速读操作期间,该管脚作为输出信号管脚运行,将信号从EPCQ-L器件串行传出到FPGA。该数据在DCLK信号下降沿被移出。读取,配置,编程或编程操作期间,可通过拉低nCS信号来使能EPCQ-L器件。

DATA2 I/O

AS x1模式中,该管脚必须连接到1.8-V供电电源。

AS x4模式中,该管脚被用作输出信号管脚,在读或配置操作期间将数据从EPCQ-L器件传出到FPGA。信号跳变在DCLK信号的下降沿。

当扩展型四输入(extended quad input)快速写字节操作时,该管脚作为输入管脚运行,将数据串行传输到EPCQ-L器件中。数据被锁存在DCLK信号的上升沿。当扩展型四输入快速读操作时,该管脚作为输出信号管脚运行,将数据从EPCQ-L器件串行传出到FPGA。该数据在DCLK信号的下降沿被移出。

DATA3 I/O

AS x1模式中,该管脚必须连接到1.8-V电源。

AS x4模式中,该管脚被用作输出信号管脚,在读或配置操作期间将数据从EPCQ-L器件传出到FPGA。信号跳变在DCLK信号的下降沿。

当扩展型四输入(extended quad input)快速写字节操作时,该管脚作为输入管脚运行,将数据串行传输到EPCQ-L器件中。数据被锁存在DCLK信号的上升沿。当扩展型四输入快速读操作时,该管脚作为输出信号管脚运行,将数据从EPCQ-L器件串行传出到FPGA。该数据在DCLK信号的下降沿被移出。

VCC 电源

将该电源管脚连接到1.8-V电源。

GND 接地

接地管脚