AN 899: 通过Fast Preservation减少编译时间

ID 683493
日期 11/06/2019
Public

1. AN 899: 通过Fast Preservation减少编译时间

所作的更新针对于:
Intel® Quartus® Prime设计套件 19.3
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。
本教程演示如何使用快速保留(fast preservation)功能与设计分区来减少设计的总体编译时间。
Fast Preserve选项将编译期间保留分区的逻辑简化为分区边界和设计其余部分之间的接口逻辑,从而减少该分区所需的编译时间。
保留时序已完成的分区减少编译时间

Intel® Quartus® Prime Pro Edition允许保留满意的FPGA外设或内核逻辑设计模块编译结果,并在后续编译中重复使用这些模块的布局和布线。将分层实例分配为设计分区,然后可在成功编译后将其保留并重复使用。

设计设置要求

使用快速保留需要1个或多个保留内核分区,以及一个保留的.qdb功能作为根分区。此设计分区与重复使用器件外设或重新配置分区(PR)实现流程所需的设计分区相似。本教程中包含的设计实例会演示此设置。