AN-757:1G/2.5G以太网设计实例

ID 683753
日期 6/19/2017
Public

时钟和复位接口信号

表 4.   时钟和复位接口信号
信号 方向 宽度 说明
csr_clk 输入 1 Avalon-MM接口的125-MHz配置时钟。
mac_clk 输入 1 Avalon-ST接口的156.25-MHz时钟。该时钟与refclk频率差必须为0 ppm。
refclk 输入 1 TX PLL的125-MHz参考时钟。
rx_pma_clkout 输出 1 从CDR恢复的时钟
reset 输入 1 插入该信号复位整个设计实例。此为异步和低电平有效信号。
tx_digital_reset 输出 2 插入该信号复位TX数据路径。此为异步和低电平有效信号。
rx_digital_reset 输出 2 插入该信号复位RX数据路径。此为异步和低电平有效信号。