英特尔Agilex® 7 FPGA F系列收发器SoC开发套件用户指南

ID 683752
日期 4/21/2023
Public
文档目录

3.1. 默认设置(Default Settings)

英特尔Agilex 7 FPGA F系列收发器SoC开发套件出货时附带其预先配置的板卡开关,以支持套件中的设计示例。如果您怀疑板卡可能没有正确地使用默认设置进行配置,那么在继续操作之前请按照出厂默认开关设置表中的说明将板卡恢复到出厂设置。

注: X是指下表中的Don't Care。
表 4.  出厂默认开关设置
开关 默认位置 默认功能
SW1 [1:4] ON/OFF/OFF/X

配置模式设置比特

AS - 正常模式

SW2 [1:8] X/X/X/X/X/X/X/X

FPGA用户拨码开关

SW3 [1:8] OFF/OFF/X/X/ON/ON/ON/ON

6:8 - JTAG链设置比特

FPGA SDM和HPS在内部链接在一起。

1:5 - JTAG从节点旁路控制

FPGA SDM/HPS和系统英特尔MAX 10在JTAG链中

PCIe被旁路

SW4 [1:4] X/OFF/OFF/OFF

UB2/PWR 英特尔MAX 10 Pin Strap Settings

2 - VCCFUSEWR_SDM_FPGA_2.4V轨设置为1.8 V

3 - 稳压器U60驱动VCCL_HPS_FPGA_0.9V轨。 通过此拨码开关比特关闭U60,因为此轨源自VCC_FPGA_VID

4 - LMK05028默认情况下是活动的

SW5 [1:4] OFF/OFF/X/X

系统英特尔MAX 10管脚带(pin strap)设置

1 - Factory Load = 0

2 - Si549代替SMA连接器对Si53311提供时钟

SW6 [1:4] OFF/OFF/OFF/X

FPGA内核适配器的I2C总线链设置

1:3 - 内核适配器的I2C总线与主I2C总线隔离

SW8 OFF

电源滑动开关

SW10 [1:2] OFF/ON

System 英特尔MAX 10 Pin Strap Settings

1 - I2C_3.3V_EN默认情况下是高电平

2 - CLKCleaner_IO_TSn是低电平