AN 741:使用Nios II处理器通过UART接口对Max10 FPGA器件进行远程系统更新

ID 683661
日期 6/15/2015
Public

1.6.1.5. Altera通用四路SPI控制器IP内核

通用四路SPI控制器IP内核作为MAX 10 FPGA、外部闪存和板内QSPI闪存之间的接口功能。该内核通过读取、写入和擦除操作,提供了QSPI闪存的访问。

当Nios II应用扩展更多的指令时,从Nios II应用中生成的hex文件的大小将会更大。超出一定的大小限制时,UFM将没有足够的空间可以存储应用hex文件。为了解决这个问题,可以使用MAX 10 FPGA开发套件中的外部QSPI闪存来存储应用hex文件。