AN 741:使用Nios II处理器通过UART接口对Max10 FPGA器件进行远程系统更新

ID 683661
日期 6/15/2015
Public

1.6.1.4. Altera UART IP内核

UART IP内核支持MAX 10 FPGA的嵌入式系统和外部器件之间的串行字符流通信。作为Avalon-MM主接口,Nios II处理器与UART IP内核通信,它是一个Avalon-MM从接口。该通信通过读取写入控制以及数据寄存器来完成。

该内核实现RS-232协议时序,并且提供下列功能:

  • 可调整的波特率、奇偶校验、停止和数据位
  • 可选的RTS/CTS流程控制信号