仅对英特尔可见 — GUID: asw1490075152729
Ixiasoft
Intel® Cyclone® 10 GX器件的主要优势
Intel® Cyclone® 10 GX特性汇总
Intel® Cyclone® 10 GX可用选项
Intel® Cyclone® 10 GX最大资源
Intel® Cyclone® 10 GX封装规划
Intel® Cyclone® 10 GX器件的I/O纵向移植
自适应逻辑模块
精度可调DSP模块
嵌入式存储器模块
时钟网络和PLL时钟源
FPGA通用I/O
外部存储器接口
PCIe Gen1和Gen2 Hard IP
用于Interlaken和10 Gbps以太网的增强型PCS Hard IP
低功耗串行收发器
1.16. 动态重配置
增强配置和通过协议配置
SEU错误检测和校正
电源管理
增量式编译
Intel® Cyclone® 10 GX器件概述的文档修订历史
仅对英特尔可见 — GUID: asw1490075152729
Ixiasoft
增强配置和通过协议配置
方案 | 数据宽度 | 最大时钟速率 (MHz) |
最大数据速率 (Mbps) 7 |
解压缩 | 设计安全8 | 远程系统更新 |
---|---|---|---|---|---|---|
JTAG | 1 bit | 33 | 33 | — | — | — |
通过EPCQ-L配置器件的主动串行(AS) | 1 bit, 4 bits |
100 | 400 | Yes | Yes | Yes |
通过CPLD或外部微处理器的被动串行(PS) | 1 bit | 100 | 100 | Yes | Yes | Parallel Flash Loader (PFL) IP内核 |
通过CPLD或外部微控制器的快速被动并行(FPP) | 8 bits | 100 | 3200 | Yes | Yes | PLL IP 内核 |
16 bits | Yes | Yes | ||||
32 bits | Yes | Yes | ||||
通过协议配置(Configuration via Protocol)[CvP (PCIe*)] | x1, x2, x4 lanes |
— | 5000 | Yes | Yes | — |
您可以使用通过协议配置(CvP)通过PCIe配置 Intel® Cyclone® 10 GX器件。 Intel® Cyclone® 10 GX CvP实现符合PCIe100 ms power-up-to-active时间要求。
7 使能压缩功能或者设计安全功能都会影响最大数据速率。请参考 Intel® Cyclone® 10 GX器件数据表来了解更多信息。
8 不能同时使用加密和压缩。