IEEE 1532 编程
IEEE 1532 在系统可编程 (ISP) 标准旨在简化 ISP 设备的制造支持。IEEE 1532 规范支持多个设备的并行系统内编程,最大限度地缩短了生产编程时间。该标准以 1149.1 JTAG 边界扫描架构标准为基础构建,可同时解决芯片和软件问题,从而打造出一个简化且同构的 ISP 环境。该标准指定了一个用于对各种设备类型进行编程的通用软件平台,其中包括内存设备和可编程逻辑设备 (PLD)。该平台支持面向系统主板上所有符合 IEEE 1532 的设备的通用编程操作。
IEEE 1532 标准是对 JEDEC 批准的 Jam 标准测试和编程语言 (STAPL) 的补充。 IEEE 1532 标准是一个硬件标准,定义了每个设备的实际 ISP 算法,而 Jam STAPL 是一个软件标准,定义了存储设备链中编程信息所采用的文件格式。
相关文档
- AN 39:英特尔® FPGA 设备中的 IEEE 1149.1 (JTAG) 边界扫描测试 ›
- 《MAX® II 手册》中的JTAG 和在系统可编程章节 ›