Interlaken 旁视英特尔® FPGA IP
Interlaken 旁视是一种可扩展的协议,它允许数据路径设备与旁视协处理器之间互操作,以进行与交易相关的短时传输。旁视协处理器连接到数据路径的“侧面”,并且没有嵌入交换机、路由器或其他网络设备的主数据路径内。Interlaken 旁视与 Interlaken 不直接兼容,可以将其视为不同的操作模式。
Interlaken(第二代)英特尔 FPGA IP 用户指南 ›
Interlaken 旁视英特尔® FPGA IP
Interlaken 旁视互连协议
Interlaken 旁视 IP 内核适用于网络应用的协处理数据包分类,例如服务质量、流量指标,以及防火墙等功能。IP的低延时数据包接口结合高效的数据处理功能,提高了网络新应用的安全扩展能力。
该 IP 核包括英特尔技术领先的收发器:
- 物理介质连接子层 (PMA)
- 物理编码子层 (PCS)
- 媒体访问控制 (MAC) 层。
PCS 和 PMA 层在英特尔® Stratix® 10、英特尔® Arria® 10、Stratix V 和 Arria V FPGA 中进行了强化。
特性
自 2007 年 Interlaken 联盟成立之初,英特尔便已成为其中一员,并不断开发创新性新协议特性,为客户提供强大而又易于实施的 Interlaken 旁视 IP 解决方案。Interlaken 旁视英特尔® FPGA IP 内核提供了广泛的带宽,最高可达 300G。
Interlaken 旁视 IP 内核符合 Interlaken 旁视协议定义 v1.1,帮助系统开发人员消除老的数据包分类方法的计算时间瓶颈,满足了他们的性能和效能要求。英特尔也可提供定制 Interlaken 旁视 IP 解决方案。有关详细信息,请联系您当地的销售代表。
- 最高 25 Gbps 的数据速率
- 多通道配置,最多 24 通道
- 数据包模式支持
- 低延迟传输和接收数据路径
- BurstShort 支持:8 字节或更高
- 最多 2 个逻辑通道
- 带内流控制
- 全集成式 IP(MAC、PCS 和 PMA 层)
- 可调整预加重和均衡设置
- 支持定制 IP 配置,以针对不同的应用需求进行优化
- 可在英特尔® Quartus® Prime 专业版软件中的 IP 目录中查找
英特尔携手 Cavium 提供预先验证的数据包分类解决方案
采用 Cavium NEURON Search 处理器的 Stratix® V FPGA 上的 Interlaken Look-Aside 英特尔 FPGA IP 核为客户提供了一款经过验证的数据包分类解决方案,可在任何网络或数据中心平台上轻松实施。
为了进一步帮助客户简化决策流程,英特尔和 Cavium 制定了一份互操作性报告,详细介绍了这一完整高性能芯片组可助力实现的各种互操作性模式和性能指标。如需获取报告,请联系您的销售代表。
英特尔和 Cavium 连接系统概述
IP 状态
- 请联系您当地的销售代表。
† 测试考察的是特定系统上具体测试中的组件性能。硬件、软件或配置的任何不同都可能影响实际性能。当您考虑购买时,请参考其他信息资源以评估产品性能。有关性能和基准测试结果的更多完整信息,请访问 intel.cn/benchmarks。英特尔和 Quartus 是英特尔公司或其子公司在美国和/或其他国家/地区的商标。