eCPRI Intel® FPGA IP 用户指南

ID 683685
日期 12/14/2021
Public
文档目录

1.2. 器件系列支持

表 2.   Intel® FPGA IP内核器件支持级别

器件支持级别

定义

Advance

IP core可用于此器件系列的仿真和编译。时序模型包括基于早期布局后信息对延迟的初始工程估算。时序模型会随着硅测试提高了实际硅与时序模型之间的相关性而发生变化。您可以使用此IP core进行系统架构和资源利用研究,仿真,管脚分配,系统等待时间评估,基本时序评估(流水线预算)和I/O传输策略(数据路径宽度,突发深度,I/O标准权衡))。

Preliminary

使用初步时序模块验证本器件系列IP core。即使此IP core符合全部功能性要求,仍需对本器件系列进行时序分析。可在生产设计中谨慎使用。

Final

使用最终时序模块验证本器件系列IP core。IP core符合本器件系列的所有功能性和时序要求,则可用于生产设计。

表 3.   eCPRI Intel® FPGA IP内核器件系列支持显示eCPRI Intel® FPGA IP为每个 Intel® FPGA器件系列提供的支持级别。
器件系列 支持
Intel® Agilex™ (F-tile devices) Advance
Intel® Agilex™ (E-tile devices) Advance
Intel® Stratix® 10 (E-tile devices) Final
Intel® Stratix® 10 (H-tile devices) Final
Intel® Arria® 10 Final
其他器件系列 不支持