ADI 并行端口 SDRAM 控制器参考

建议用于:

  • 设备:Cyclone® I

  • Quartus®:v4.1

author-image

作者

概述

ADI 并行端口 SDRAM 控制器参考设计将 SDRAM 连接到 Analog Devices Incorporated(ADI)ADSP-2126x SHARC®数字信号处理器的并行端口,并在英特尔® FPGA 和 CPLD 中实现。英特尔® FPGA 提供了作为 Verilog HD 源代码的参考设计。参考设计包括允许您测试 Verilog HDL 源代码的测试平台。该参考设计旨在证明英特尔设备为 ADI SHARC® 数字信号处理器提供低成本的 SDRAM 接口。

特性

  • 在 ADDS-21261 Cyclone® FPGA 评估套件上运行
  • 需要 250-300 个逻辑元件,不需要 RAM,需要 49 个引脚
  • SDRAM 控制器支持 ADSP-2126x 并行端口的 8 位模式
  • 数字信号处理(DSP)核心时钟 CCLK 的最高频率为 200 MHz
  • 内存控制器支持以 66 Mbps 的速率运算

图 1.ADI 并行端口 SDRAM 控制器参考设计。

英特尔、Analog Devices Inc. 和 Danville Signal 创建了被称为 ADDS-21261 Cyclone 的硬件评估套件,该套件使设计者能够评估专业音频设备、雷达和导航系统、基于软件的收音机、工业测试和测量设备、医疗器械、视频会议系统、语音识别和音效静音等大量应用的 DSP+FPGA 组合。

ADDS-21261 Cyclone 使用 Analog Devices ADSP-21261 SHARC® 处理器和 EP1C3。评估套件还包括 Quartus® II 网页版设计软件、Analog Devices 的评估版 VisualDSP++ 和设计示例。

应用注释 334 - ADI 并行端口 SDRAM 控制器应用程序