视频缩减设计示例

建议用于:

  • 设备:Stratix® V

  • Quartus®:v17.1

author-image

作者

此示例演示了固定比率 (2/3) 视频缩减器的开放计算语言 (OpenCL™) 实施。该示例采用 1080p YUV 4:2:0 视频,将其缩小为 720p 并将结果显示在屏幕上。

此示例实施了一个两遍缩减器,其中每遍都会沿水平方向缩小输入,并以转置顺序输出结果。每遍都会调用两个内核,这些内核使用英特尔的通道供应商扩展进行通信。划分为两个内核可以让每个内核有效地访问全局内存。

视频缩减性能

特性

  • 滑动窗口设计模式
  • 一个工作项目内核
  • 内核到内核的通道
  • 存储器访问模式优化

下载

该设计示例提供 OpenCL 设备 (.cl) 和主机应用程序的源代码。为了编译主机应用程序,Linux* 包包含一个 Makefile,Windows* 包包含一个 Microsoft* Visual Studio 2010 项目。

本示例提供以下下载:

该设计的使用受硬件参考设计许可协议中条款和条件的管理和约束。

软件和硬件要求

此设计示例需要以下工具:

  • 英特尔® FPGA 软件 17.1 或更高版本
  • 英特尔® FPGA SDK for OpenCL 17.1 或更高版本
  • Linux:GNU Make 和 gcc
  • Windows:Microsoft Visual Studio 2010

要下载英特尔设计工具,请访问 OpenCL 下载页面。对底层操作系统的要求与英特尔 FPGA SDK for OpenCL 的要求相同。

OpenCL 和 OpenCL 标识是苹果公司的商标,需获得 Khronos 的许可方能使用。

*产品基于已发布的 Khronos 规范,并已通过 Khronos 一致性测试流程。最新的一致性状态信息可以在 www.khronos.org/conformance 上找到。