文章 ID: 000094431 内容类型: 故障排除 上次审核日期: 2024 年 01 月 26 日

为什么我的 M20K RAM 写入在部分重新配置操作后会失败?

环境

    英特尔® Quartus® Prime Pro Edition
    片上内存(RAM 或 ROM)英特尔® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于英特尔® Quartus® Prime 专业版软件 23.1 及更早版本存在问题,您可能会在部分重新配置 (PR) 操作后看到出现 M20K RAM 写入错误。

出现该问题的原因是,在部分重配置序列期间,静态设计区域和 PR 设计区域之间共享的时钟 MUX 出现时钟故障。此问题仅发生在Intel Agilex® 7 F/I 系列设备上。

解决方法

从英特尔® Quartus® Prime 专业版软件版本 23.2 开始,此问题已修复。

该工具将自动修复时钟多路复用器上的争用和浮动问题,以防止在部分重新配置期间出现 M20K 锁定。

注意: 在英特尔® Quartus® Prime Pro Edition 软件版本 23.2 中,有几种情况可能会导致 PR 操作期间出现 M20K 功能故障。有关最新更新,请参阅 KDB: 为什么在部分重新配置后对 M20K 的写入失败?

相关产品

本文适用于 2 产品

英特尔® Agilex™ F 系列 FPGA 和 SoC FPGA
英特尔® Agilex™ 7 FPGA 和 SoC FPGA I 系列

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。