文章 ID: 000097794 内容类型: 故障排除 上次审核日期: 2024 年 04 月 09 日

为什么在部分重新配置后写入 M20K 会失败?

环境

    英特尔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

由于 Quartus® Prime Pro Edition 软件 23.2 版及更高版本存在问题,在部分重配置后写入 M20K RAM 时,您可能会看到功能故障。此问题仅出现在针对 Agilex™ 7 F/I 系列设备的设计目标以及以下任一情况下

  • 编译器优化模式未设置为 性能
  • 该设计具有 2 个或更多共享同一时钟的相邻 PR 分区。

解决方法

要解决此问题,请执行以下选项

  • 重新编译设计,并将“编译器优化模式”设置为 “性能 ”选项之一。

  • 确保具有多个 PR 区域的设计的相邻 PR 分区布线区域之间存在间隔(至少一个行/列空间)。

注意:此限制不适用于 Agilex™ 7 M 系列生产设备。

相关产品

本文适用于 2 产品

英特尔® Agilex™ F 系列 FPGA 和 SoC FPGA
英特尔® Agilex™ 7 FPGA 和 SoC FPGA I 系列

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。