基本要素

状态
Launched
发行日期
2012
光刻
28 nm

资源

逻辑元素 (LE)
25000
自适应逻辑模块 (ALM)
9434
自适应逻辑模块 (ALM) 寄存器
37736
结构和 I/O 相锁环路 (PLL)
5
最大嵌入式内存
1.538 Mb
数字信号处理 (DSP) 区块
36
数字信号处理 (DSP) 格式
Variable Precision
硬处理器系统 (HPS)
Dual-core Arm* Cortex*-A9
硬内存控制器
外部内存接口 (EMIF)
DDR2, DDR3, LPDDR2

I/O 规格

最大用户 I/O 数量
145
I/O 标准支持
3.0 V to 3.3 V LVTTL, 1.2 V to 3.3 V LVCMOS, PCI, PCI-X, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, HiSpi, SLVS, Sub-LVDS
最大 LVDS 对
69
最多不归零 (NRZ) 收发器
6
最大不归零 (NRZ) 数据速率
3.125 Gbps
收发器协议硬 IP
PCIe Gen1

先进技术

FPGA 比特流安全
模数转换器

封装规格

封装选项
U672