基本要素

产品集
MAX® V CPLD
状态
Launched
发行日期
2010
光刻
180 nm

资源

逻辑元素 (LE)
1270
等效宏单元
980
管脚到管脚延迟
6.2 ns
用户闪存
8 Kb
逻辑可转换内存

特性

内部振荡器
快速上电复位
边界扫描 JTAG
JTAG ISP
快速输入寄存器
可编程寄存器上电
JTAG 转换器
实时 ISP
多电压 I/O†
1.2 V, 1.5 V, 1.8 V, 2.5 V, 3.3 V, 5.0 V
I/O 功耗组
4
启用最大输出
271
LVTTL/LVCMOS
仿真 LVDS 输出
符合 32 位、66 MHz PCI 标准
1
施密特触发器
可编程的回转率
可编程的上拉电阻
可编程 GND 引脚
开漏输出
总线保持

封装规格

封装选项
F256, F324, T144
封装大小
17mm x 17mm, 19mm x 19mm, 22mm x 22mm

补充信息

其他信息 URL