MAX 10高速LVDS I/O用户指南

ID 683760
日期 2/21/2017
Public
文档目录

3.4.3. 指南:LVDS发送器通道布局

要维持VCCIO电源在可接受噪音水平,差分pad和单端I/O管脚之间的布局上要遵守限制。

Intel建议您创建一个 Quartus® Prime设计,输入您的器件I/O约束以及编译您的设计以验证您的管脚布局。 Quartus® Prime软件对I/O分配和布局规则验证管脚连接性,以确定正解的器件操作。

通过 Quartus® Prime Pin Planner Package视图可以简化差分I/O分配规划:

  • View菜单中,点击Show Differential Pin Pair Connections来高亮显示差分管脚对。差分管脚对用红线连接。
  • 对于差分管脚,只需要指定信号到正极管脚。如果正向管脚被指定为差分I/O标准,那么 Quartus® Prime会自动指定负向管脚。

MAX® 10器件中,每个差分管脚对的路由是匹配的。因此,正向和负向管脚之间的偏移是最小的。差分对中两个管脚之间的内部路由也是匹配的,即使管脚是非相邻的。

MAX® 10器件的Altera Soft LVDS IP内核对每个IP例化最多支持18个通道。每个通道可支持从1到10位的解串因子(并行数据宽度)。当对一个应用分组通道时,必须要考虑Fitter布局期间通道至通道的偏移。要最小化偏移,将组中的所有LVDS通道并排布局。在PCB设计中,Intel建议执行封装偏移补偿来减少偏移和最大化性能。
注: 对于 MAX® 10器件, Quartus® Prime软件不提供封装偏移补偿报告。