Intel® Stratix® 10 Avalon® -ST硬IP PCIe* 设计实例用户指南

ID 683361
日期 11/06/2017
Public

2.1.1. 串行数据信号

此差分串行接口是Root Port 和Endpoint间的物理链路。

PCIe IP核支持1、2、4、8或16个通道。每个通道包含一个TX和一个RX差分对。数据呈条状分布于所有可用通道。

表 2.  1-Bit接口信号下列表格中<n>表示通道数量。

信号

方向

说明

tx_out[<n>-1:0]

Output

发送输出。这些信号是通道<n>-1–0的串行输出。

rx_in[<n>-1:0]

Input

接收输入。这些信号是通道<n>-1–0的串行输入。

请参阅Pin-out Files for Intel Devices获取.pdf.txt.xls格式的Intel全套器件pin-out列表。

收发器channel 6个为一组。对于GX器件,左边最低的6个channel标记为GXB_L0,下一组为GXB_L1,以此类推。器件右边的channel被标记为GXB_R0,GXB_R1,以此类推。按照Pin-out Files for Intel Devices中所指定,务必将器件左边的硬IP PCI Express连接到器件左边正确的channel上。