优化支持资源
设计优化可以帮助您提高资源使用率、收敛时序和减少编译时间,从而改善性能。支持用于设计优化、物理合成和 Design Space Explorer (DSE) 的资源。
英特尔® Quartus® Prime 软件包含多种功能,可帮助您优化设计区域和时序。
- 物理合成网络列表优化,对设计的优化程度远超标准编译流程。无论使用哪种合成工具,物理合成都有助于提升设计性能。
- DSE 自动搜索可以为任何单个设计中提供最佳结果的设置。DSE 可发掘设计的设计空间、应用各种优化技巧,并对结果进行分析,以帮助您发现最适合设计的设置。
- 英特尔® Quartus® Prime 设计软件专业版软件的增量优化功能提供了一种快速融合到设计签入的方式。
表 1.优化支持文档
用户指南标题 | 章 | 说明 |
---|---|---|
英特尔® Quartus® Prime 专业版用户指南 | 面积优化 | 本章介绍了在设计英特尔®设备时减少资源使用的技术。 |
时序收敛和优化 |
本章介绍了在为英特尔 FPGA设备设计时提高时序性能的技巧。 | |
分析和优化设计平面布局 |
在FPGA设备上将设计元素的布局(布局)确定为物理资源称为平面布局。 | |
Chip Planner GUI | Chip Planner GUI 可帮助您可视化和修改设备资源在设计中的使用。放大时,抽象级别会降低,显示有关设计的更多详细信息。 | |
网络列表优化和物理合成 | 英特尔® Quartus® Prime 软件提供合成过程中的网络列表优化以及拟合过程中的物理合成优化,可提高设计性能。 |
表 2.优化支持资源
资源中心 |
说明 |
---|---|
遵循推荐的编码指南可作为获得良好质量结果的有效方法。欲了解更多信息,请参阅“合成和网络列表查看器资源中心”中的“设计和编码指南”部分。 |
|
您可以使用增量编译来缩短编译时间并在优化期间保存结果。 |
表 3.优化支持培训课程和演示
课程标题 |
课程说明 |
---|---|
Beginner 英特尔® FPGA Designer | 本学习计划将向您介绍FPGAs的基本知识,包括它们的历史、结构和电子行业适用范围。它还能为您提供完成第一FPGA设计的知识。 |
了解芯片规划器任务、分层和查看以及如何使用芯片规划器执行设计分析。了解如何查看关键路径和物理时序估算。您还将了解如何使用芯片规划器执行电源分析和查看路由拥塞。 您还将了解如何执行 ECO 和如何处理平面布局任务。 |
|
了解如何使用英特尔® Quartus® Prime Pro Design Space Explorer II (DSE) 作为远程和并行编译的辅助工具。 | |
了解如何通过 HDL 设计技术解决时序收敛问题。 |