作者 此示例展示了 VHDL 中采用等间距抽头、8 位宽、64 位长的移位寄存器。综合工具检测移位寄存器组,并根据目标设备架构推断 altshift_taps 宏功能。 图 1.8x64 移位寄存器顶层图。 下载本示例中使用的文件: 下载 shift_8x64_taps.zip 下载采用抽头的 8x64 移位寄存器 README 文件 该设计的使用受英特尔® 设计示例许可协议中条款和条件的管理和约束。 表 1.8x64 移位寄存器端口列表 端口名称 类型 说明 clk 输入 时钟 shift 输入 移位使能输入 sr_in[7..0] 输入 移位寄存器 8 位输入 sr_tap_one[7:0] 输出 第一个 tap 位的 8 位输出 sr_tap_two[7:0] 输出 第二个 tap 位的 8 位输出 sr_tap_three[7:0] 输出 第三个 tap 位的 8 位输出 sr_out[7:0] 输出 移位寄存器 8 位输出 查看全部 显示较少 相关链接 《Quartus® II 手册》中的“推荐 HDL 编码风格”一章 › 如何使用 VHDL 示例 ›