Nios® II 嵌入式处理器紧凑配置

建议用于:

  • 设备:Cyclone®II

  • Quartus®:不详

author-image

作者

Nios II 处理器紧凑配置设计示例演示了使用 Nios II 嵌入式处理器和远程更新控制器重新配置 Cyclone® III FPGA。该设计旨在使用最少的 FPGA 资源。由于其紧凑性,该设计可以添加到您现有的系统中以添加重新配置功能。要了解有关设计示例的更多信息,请参阅应用说明 AN 548:面向 Cyclone III 的 Nios II 紧凑配置系统 (PDF)

使用此设计示例

要运行此示例,下载 compact_config.zip 并解压到您的硬盘。按照 AN 548 中的说明运行设计。

该设计的使用受英特尔® 设计示例许可协议中条款和条件的管理和约束。

设计规范

该设计包含以下组件:

  • Nios II 处理器(Nios II/e 经济内核)
  • 片上随机存取存储器 (RAM)
  • 锁相环 (PLL)
  • JTAG-UART
  • 远程更新控制器
  • 三态桥
  • CFI 闪存控制器
  • LED 并行 I/O (PIO)
  • 按钮式 PIO
  • 系统 ID 外设

此设计针对 Cyclone III FPGA 入门套件Nios II 嵌入式评估套件 (NEEK)

图 1.紧凑型配置设计示例。