JTAG 配置
JTAG 配置方案采用 IEEE 标准 1149.1 JTAG 接口引脚,并支持 JAM 标准测试和编程语言 (STAPL) 标准。串行矢量文件 (SVF) 在英特尔® FPGA 设备中由第三方编程工具提供支持。 Intel FPGA 设备的设计可以确保 JTAG 指令优先于任何设备配置模式。因此,JTAG 配置可以执行,而无需等待其它的配置模式完成。可使用英特尔 FPGA 下载电缆或智能主机,例如微处理器的微处理器执行 JTAG 配置。
配置方法
- 英特尔® FPGA下载电缆
- 使用下载电缆下载配置数据或在生产过程中对系统进行原型设计时对数据进行编程。
- JRunner
- 用于通过 JTAG 接口配置FPGA的便携式软件驱动程序。
- 在 PC 或嵌入式处理器上工作。
- ByteBlasterTM II 或 ByteBlasterMVTM 下载电缆可用。
- 源代码 可用于移植到嵌入式系统或其他平台。
- Jam STAPL 播放器
- 通过 JTAG 接口提供系统内编程 (ISP)。
- 在 PC 或嵌入式处理器上工作。
- 可以使用 ByteBlaster II 或 ByteBlasterMV 下载线缆。
文档
- Stratix® IV 设备手册,第 1 卷,第 12 章:JTAG 边界扫描测试
- 在 Stratix® III 设备中执行 IEEE 1149.1 (JTAG) 边界扫描测试
- 在 Stratix® II 和 Stratix II GX 设备中执行 IEEE 1149.1 (JTAG) 边界扫描测试
- Cyclone® III 设备的 IEEE 1149.1 (JTAG) 边界扫描测试
- Cyclone® II 设备的 IEEE 1149.1 (JTAG) 边界扫描测试
- Arria GX 设备的 IEEE 1149.1 (JTAG) 边界扫描测试
- Arria II 设备的 JTAG 边界扫描测试
- AN 39:英特尔 FPGA 设备中的 IEEE 1149.1 (JTAG) 边界扫描测试