文章 ID: 000091610 内容类型: 勘误 上次审核日期: 2023 年 06 月 15 日

为什么在使用 F-Tile 以太网英特尔® FPGA Hard IP精确时间协议 (PTP) 变体的设计示例中找到的脚本时,我为 Tx 或 Rx UI 计算的值不正确?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 专业版软件版本 22.2 出现问题,F-Tile 以太网英特尔® FPGA Hard IP设计(具有精确时间协议 )(PTP) 中提供的脚本可以显示不正确的 Tx 或 Rx UI 值。

    解决方法

    要解决此问题, 执行 以下 步骤

    1. 打开位于<生成示例设计文件夹>/hardware_test_design/hwtest/altera/ptp/ptp_fw.tcl 的 PTP 固件脚本
    2. 查找 更换 以下 代码行:
    • 设置tx_tam_cnt [格式 0x%X [expr [expr $rd_data & 0x3FFF0000] >> 16]]
    • 设置tx_tam_cnt [格式 0x%X [expr [expr $rd_data & 0x7FFF0000] >> 16]]
    • 设置rx_tam_cnt [格式 0x%X [expr [expr $rd_data & 0x3FFF0000] >> 16]]
    • 设置rx_tam_cnt [格式 0x%X [expr [expr $rd_data & 0x7FFF0000] >> 16]
    • 设置tx_tam_cnt_delta_max 32767
    • 设置 tx_tam_cnt_delta_max 32768
    • 设置rx_tam_cnt_delta_max 32767
    • 设置 rx_tam_cnt_delta_max 32768
    1. 保存文件

    这个问题从英特尔® Quartus® Prime 专业版软件的版本 22.3 开始修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。