文章 ID: 000089475 内容类型: 勘误 上次审核日期: 2022 年 02 月 01 日

Interlaken(第二代)为何英特尔® FPGA IP无法生成评估模式编程文件?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • Interlaken(第二代)英特尔® FPGA IP
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件版本 21.1 出现问题,Interlaken(第二代)英特尔® FPGA IP不支持英特尔® FPGA IP Evaluation Mode时间有限的编程文件 (.sof) 生成。

    解决方法

    要解决此问题,请按照以下步骤操作

    1. 下载 uflex_ilk_tx_ext.ocpuflex_ilk_rx_regroup_n.ocp 文件的副本
    2. uflex_ilk_tx_ext.ocp副本放置/altera_uflex_ilk_/synth/uflex_ilk_mac/
    3. uflex_ilk_rx_regroup_n.ocp 副本放在/altera_uflex_ilk_/synth/uflex_ilk_regroup/
    4. 将以下行添加 到您的 IP 变体 /.qip 的英特尔® Quartus® Prime IP 文件
    5. 重新编译设计
    set_global_assignment -library "altera_uflex_ilk_"-name SOURCE_FILE [文件加入 $:quartus(qip_path)"altera_uflex_ilk_/synth/uflex_ilk_mac/uflex_ilk_tx_ext.ocp"]
    set_global_assignment -library "altera_uflex_ilk_"-name SOURCE_FILE [文件加入 $:quartus(qip_path)"altera_uflex_ilk_/synth/uflex_ilk_regroup/uflex_ilk_rx_regroup_n.ocp"]

    * 请记住,请在 IP 生成后将 IP 型号分配给您的 IP 变体的四位数字来替换

    此问题从英特尔® Quartus® Prime Pro Edition 软件 21.2 开始修复。

    相关产品

    本文适用于 2 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA
    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。