文章 ID: 000088789 内容类型: 错误讯息 上次审核日期: 2023 年 01 月 28 日

为什么在包括采用 UniPHY 英特尔® FPGA IP 内核的 DDR3 SDRAM 控制器的系统生成 HDL 过程中 Platform Designer 出现错误

环境

  • 英特尔® Quartus® Prime 标准版
  • 内存接口和控制器
  • Windows® 10 family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    由于英特尔® Quartus® Prime 标准版软件版本 21.1 出现问题,您可能无法在 Windows 操作系统 (OS) 中为您的 Platform Designer 系统生成 HDL。如果您的系统包括带有 UniPHY 英特尔® FPGA IP 内核的 DDR3 SDRAM 控制器,可能会出现此问题。

    错误:边框:执行脚本generate_hps_sdram.tcl:seq:执行“{C:/intelfpga/21.1/quartus/.时出错。/nios2eds/Nios II Command Shell.bat} 使所有 2>> stderr.txt“:儿童过程异常退出

    解决方法

    要解决此问题,请根据您的 英特尔® Quartus® Prime 标准版软件的版本下载并安装以下补丁:

    此问题计划在英特尔® Quartus® Prime 标准版软件的未来发行版中解决。

    相关产品

    本文适用于 1 产品

    英特尔® 可编程设备

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。