文章 ID: 000086683 内容类型: 故障排除 上次审核日期: 2021 年 09 月 02 日

为什么Arria 10 外部内存接口 IP FPGA数据总线输入模式的 IO 设置不支持 DDR4 和 QDRIV 协议 60 ohms 的较低值?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 英特尔® Quartus® II 订阅版
  • 外部内存接口英特尔® Arria® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    Quartus® Prime 软件版本 16.1.2 解决了此问题。您可以选择所有支持低于 60 ohms 的值,以 1.2-V POD I/O 标准为 DDR4 和 QDRIV 协议设计。

    对于不使用 1.2-V POD I/O 标准(例如 DDR3,RLDRAM3)的内存接口协议,已从 Quartus Prime 软件版本 16.1.1 删除 50 ohm 以下的输入终止值。更多详细信息,请访问此 KDB 答案。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。