文章 ID: 000086200 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 28 日

错误:分配错误:信号分配语中源 Inclk 的宽度必须与结果的宽度相符

环境

  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明 虽然是 Quartus® II 软件版本 2.0 正确限制 APEX II 设备 PLL 输入频率至 420 MHz,该软件错误地对高速差分(LVDS、LVPECL 和 HyperTransport™技术)输入时钟放置了同样的限制。 APEX II 设备支持高达 500 MHz 的 LVDS 输入时钟,如解决方案中所述, APEX II 设备支持的最大高速差分(LVDS、LVPECL 和 HyperTransport 技术)输入时钟频率是什么?

    这个问题在 Quartus® II 软件版本 2.1 中得以解决。

    相关产品

    本文适用于 1 产品

    英特尔® 可编程设备

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。