文章 ID: 000086158 内容类型: 错误讯息 上次审核日期: 2018 年 08 月 23 日

内部错误:子系统:VRFX,文件:/quartus/synth/vrfx/verific/verilog/verivalue_elab.cpp,行:7520

环境

  • 英特尔® Quartus® Prime 标准版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 标准版软件版本 17.1 出现问题,您在合成过程中可能会出现此错误。

    解决方法

    要解决此问题,请在英特尔® Quartus® Prime 专业版软件中执行编译。

     

    这个问题从英特尔® Quartus® Prime 标准版软件版本 18.0 开始修复。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。