文章 ID: 000086154 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 27 日

内部错误:子系统:LAB,文件:/quartus/legality/lab/lab_nd_config_creator_module.cpp,行:970

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 专业版软件版本 17.1 Update 2 及更早版本出现问题,在编译使用设计分区的英特尔 Stratix® 10 设计时,您可能会看到此错误。错误发生在您有未连接的分区端口时。

    解决方法

    要解决此问题,请确保所有分区端口都连接到逻辑。

    这个问题从英特尔 Quartus Prime 专业版软件的版本 18.0 开始得到了修复。

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。