文章 ID: 000086007 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么 rocketboards.org 中Arria® 10 SGMII 参考设计无法在属性中工作?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • HPS GMII 至 RGMII 转换器英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 专业版软件版本存在问题,您可能会在 Arria® 10 SoC 上看到Arria® 10 SGMII 参考设计出现任何错误。

    解决方法

    要解决英特尔® Quartus® Prime Pro Edition 软件版本 20.3 或更高版本中的此问题,请按照以下步骤操作

    1) 打开连接脚本(Run-cal-slack.tcl)

    2) 以下run_cal_slack.tcl 中 GMII 到 SGMII 转换器编辑实例名称

    设置 EMAC0 sgmii_1

    设置 EMAC1 sgmii_2

    设置 EMAC2 null

    设置 EMAC3 null

    该脚本最多可以支持 4 个端口。如不需要,应将变量设置为"null"。

    3) 启动时序分析器

    4) 从菜单运行更新的脚 本(脚本>运行 Tcl 脚本

    5) 如果脚本返回 0,变通方法终止。

    6) 在您的项目(如 ghrd_timing.sdc)中,将下面的两个限制添加到最上面的 sdc。

    set_net_delay -min 1.2 -从 [get_registers {*|altera_gts_clock_gate:u_pcs_tx_clk_gated|en_flp}] - 到 [get_pins -compatibility_mode {*|u_pcs_tx_clk_gated|clk_gated|combout}]

    set_net_delay -min 1.2 -从 [get_registers {*|altera_gts_clock_gate:u_pcs_rx_clk_gated|en_flp}] - 到 [get_pins -compatibility_mode {*|u_pcs_rx_clk_gated|clk_gated|组合}]

    7) 重新编译您的设计。

    8) 如果符合时序,请转到 3。

    目前计划在英特尔® Quartus® Prime 专业版软件的未来版本中解决此问题。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。