文章 ID: 000085396 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

Banks 3A/8A 和存储体 3B/8B 上的专用时钟输入引脚是否支持Cyclone IV 设备的单端 I/O 标准?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

可以。如果时钟不用作收发器输入,则位于 Banks 3A/8A 上的专用时钟输入引脚 (CLKIN) 和存储体 3B/8B 支持 Cyclone® IV GX 设备的单端 I/O 标准。

 

如果 Bank 3A/8A 上的 CLKIN 和 Bank 3B/8B 用作收发器 REFCLK,CLKIN 仅支持差分 I/O 标准,而银行VCC_CLKIN必须设置为 2.5 V。

 

如果 Banks 3A/8A 上的 CLKIN 和 Banks 3B/8B 用作非收发器 PLL REFCLK,它可以支持单端 I/O 标准。对于银行 3B/8B 上的 CLKIN,只有积极的终端输入支持单端 I/O 标准。

相关产品

本文适用于 1 产品

Cyclone® IV GX FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。