文章 ID: 000085185 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么通过 Arria 10 轻量级 axi 接口在硬件中操作不正确?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明 由于 Quartus® II 软件版本 15.0 更新 2 和更早版本中自动生成的时序限制问题,通过 Arria® 10 轻便 AXI 接口的路径无法正确确定时序,这可能会导致硬件中的功能问题。
解决方法

为了避免此问题,请从 *altera_arria10_interface_generator*.sdc 文件中查看以下时序分配。

set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*aw_ready]
set_false_path直 [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*aw_valid]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*w_ready]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*w_valid]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*ar_ready]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*ar_valid]

此问题计划在 Quartus II 软件的未来版本中得到解决。

相关产品

本文适用于 3 产品

英特尔® Arria® 10 SX SoC FPGA
英特尔® Arria® 10 GX FPGA
英特尔® Arria® 10 GT FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。