文章 ID: 000085124 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么在使用 CPRI MegaCore 功能时,所有节点都以 *sync*/s0* 错误地设置为在我的项目中set_false_path而结束?

环境

  • 英特尔® Quartus® II 订阅版
  • CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    从 Quartus® II 软件版本 12.0 开始,当您在设计中生成通用公共无线电接口 (CPRI) IP 时,自动生成"altera_cpri.sdc"文件。

    它包含 set_false_path 限制如下:

    set_false_path -从 * 到 *sync

    set_false_path -从 * 到 *sync[*]

    set_false_path -从 * 到 *sync1

    set_false_path -从 * 到 *sync1[*]

    set_false_path -从 * 到 *s0

    set_false_path -从 * 到 *s0[*]

    如未作修改,项目中的所有等效名称将随之指定 set_false_path 错误。

    解决方法

    为确保仅在 CPRI 相关实例上应用 SDC 限制,必须手动修改 Synopsys 设计限制(.sdc)文件,方法是插入项目中使用的 CPRI 实例名称。例如:

    set_false_path -从 * 到 **sync

    set_false_path -从 * 到 **sync[*]

    set_false_path -从 * 到 **sync1

    有关此问题的详细信息,请参阅《CPRI MegaCore 功能用户指南》中的"Appendex F.集成 CPRI IP 内核时序限制在完整设计中"

    相关产品

    本文适用于 1 产品

    英特尔® 可编程设备

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。