文章 ID: 000084996 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

Cyclone IV 设备产品家族引脚连接指南:已知问题

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

问题137246: 版本 1.5

如果未使用 JTAG 连接,则需要将 TCK 连接到 GND、TDI 和 TMS 引脚到 VCCA,并使 TDO 不连接。

问题 77849: 版本 1.4

Cyclone IV E 设备没有专用时钟引脚 CLK0。提供多达 15 个时钟引脚 (CLK[15.1])。

问题 59732: 版本 1.4

DATA0 和 DATA1 被称作"双向开放式消耗",但这是不正确的,并将予以纠正,指出它们仅为"双向"。

问题382585,版本 1.4

注 2 未列出存储体 3B 和 8B 的所有可用VCC_CLKIN电压。 版本 1.4 仅列出 2.5V,但 1.2V、1.5V、1.8V、2.5V、3.0V 和 3.3V 均为银行 3B 和 8B 上VCC_CLKIN受支持的电压。

问题 66844, 版本 1.4

对于CRC_ERROR引脚注释 24 将被移除,因为它与 CRC_ERROR 针无关。

此外,引脚描述会被更新,以反映CRC_ERROR引脚始终是一个开放式引脚,如果用作CRC_ERROR针,它不是一个专用输出,其中您可以在 设备和引脚选项对话框的CRC_ERROR检测选项卡中启用CRC_ERROR针作为开放式消耗。

相关产品

本文适用于 2 产品

Cyclone® IV E FPGA
Cyclone® IV GX FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。