文章 ID: 000084806 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

Arria V、Cyclone V 和 Stratix V 设备上 DDR2 和 DDR3 接口可能出现的校准错误

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    此问题会影响 DDR2 和 DDR3 产品。

    某些设备和主板偏斜组合可能会体验 校准故障。校准过程中,EMIF 调试 工具套件可能会报告以下错误:

    Error: Read Calibration - No working DQSen phase found

    此错误可能表示校准例失败 要完成 DQS,可实现校准。

    DDR3 接口更有可能发生此问题 以 667 MHz 或更高的频率运行。

    解决方法

    此问题的变通办法是下载设备补丁 可在 此处 获取 :http://www.altera.com/support/kdb/solutions/rd06202012_726.html

    此问题将在将来的版本中修复。

    相关产品

    本文适用于 3 产品

    Arria® V FPGA 和 SoC FPGA
    Cyclone® V FPGA 和 SoC FPGA
    Stratix® V FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。