文章 ID: 000084500 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 28 日

如何将 DDR3 控制器连接到 72 位 x4 DDR3 RDIMM?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

设计出与 RDIMM 连接的 x4 DQS 组的 DDR3 控制器时,必须将控制器的 DQ/DQS 分组与 RDIMM 设备规格中的 DQ/DQS 分组进行比较。

例如,如果RDIMM 是 Micron MT36JSF2G72PZ DIMM,DQ/DQS 分组在 DDR3 控制器和 RDIMM的功能图示之间会有所不同。尽管名称不同,但必须确保 DQS 与相应的 DQ 位分组。

DDR3 控制器使用以下 DQ/DQS 映射:
DQS0 - DQ3:0
DQS1 - DQ7:4
DQS2 - DQ11:8
...
DQS15 - DQ63:60
DQS16 - DQ67:64 (CB3:0)
DQS17 - DQ71:68 (CB7:4)

72 位 RDIMM 使用以下 DQ/DQS 映射:
DQS0 - DQ3:0
DQS1 - DQ11:8
DQS2 - DQ19:16
...
DQS15 - DQ55:52
DQS16 - DQ63:60
DQS17 - CB7:4 (DQ71:68)

您不能更改 DDR3 控制器的映射。FPGA上的 DQ 引脚可以直接连接到 RDIMM 连接器上带有相同名称的引脚。DQS0 和 DQS17 对比,但需要在主板上重新映射 DQS1 Thru DQS16。映射应如下:

FPGA针连接到 RDIMM 连接器引脚
---------------------------------------------------------
DQS0 DQS0
DQS1 DQS9
DQS2 DQS1
DQS3 DQS10
DQS4 DQS2
DQS5 DQS11
DQS6 DQS3
DQS7 DQS12
DQS8 DQS4
DQS9 DQS13
DQS10 DQS5
DQS11 DQS14
DQS12 DQS6
DQS13 DQS15
DQS14 DQS7
DQS15 DQS16
DQS16 DQS8
DQS17 DQS17

通过此映射,DQ 位与FPGA上和 RDIMM上的相应 DQS 位分组。设计应在 Quartus® II 软件中成功编译,并在主板上成功校准。

相关产品

本文适用于 8 产品

Stratix® III FPGA
Stratix® IV E FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA
Stratix® V GT FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GX FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。