文章 ID: 000084362 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

Stratix IV 和 Arria II GX 收发器上电后,发射器 PLL 和/或 CDR 为何无法锁定。

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    Altera在使用 Quartus® II 软件版本 9.0 SP2 或更早版本编译的设计中识别了这个问题。

    受影响的设备- Stratix® IV GX、Stratix® IV GT、Arria® II GX

    解决方案 - 对于所有设计,除下面列出的两个案例外,请在 Quartus® II 软件版本 9.0 SP2 上下载以下补丁,并重新编译设计。

    Windows-

    Quartus® II 软件版本 9.0 SP2 Windows Patch 2.53

    Linux-

    Quartus® II 软件版本 9.0 SP2 Linux Patch 2.53

    例外案例 1:设备两侧的所有实例化收发器通道都配置为"仅发射器",不连接到动态重新配置控制器(altgx_reconfig兆功能)

    例外案例 2: 设备左侧没有实例化收发器通道,但左侧的一个或多个专用 refclk 引脚被用作FPGA时钟输入引脚。同一情况适用于设备的右侧。

    例外案例 1 和案例 2 的解决方案: 在设备的每一侧实例化满足例外案例 1 或 Case 2 中列出条件的虚拟接收器通道。使用上面列出的链接下载补丁。在 Quartus® II 软件版本 9.0 SP2 上安装补丁,并重新编译设计。

    相关产品

    本文适用于 4 产品

    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Arria® II GX FPGA
    Arria® II FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。