需要。在Arria® II GX 设备中实施基于 ALTMEMPHY 的 DDR3/DDR2 SDRAM IP 时,您必须将位于 mem_clk 引脚位置的 I/O 组 VREF 引脚连接到 0.75V/0.9V。
尽管Arria II GX 设备中的差分 SSTL 标准的输入缓冲区是真正的差分,并且不需要 VREF 引脚,但 mimic 输入反馈路径(仅mem_clk)是使用单端缓冲区。因此,您需要确保位于mem_clk针的 I/O 组的 VREF 引脚分别为 DDR3/DDR2 SDRAM 接口提供高达 0.75V/0.9V 的电源。