文章 ID: 000084124 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

在 Arria II GX 设备中实施基于 ALTMEMPHY 的 IP 时,我是否必须连接位于mem_clk针的 I/O 组的 VREF 引脚?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    需要。在Arria® II GX 设备中实施基于 ALTMEMPHY 的 DDR3/DDR2 SDRAM IP 时,您必须将位于 mem_clk 引脚位置的 I/O 组 VREF 引脚连接到 0.75V/0.9V。

    尽管Arria II GX 设备中的差分 SSTL 标准的输入缓冲区是真正的差分,并且不需要 VREF 引脚,但 mimic 输入反馈路径(仅mem_clk)是使用单端缓冲区。因此,您需要确保位于mem_clk针的 I/O 组的 VREF 引脚分别为 DDR3/DDR2 SDRAM 接口提供高达 0.75V/0.9V 的电源。

    相关产品

    本文适用于 1 产品

    Arria® II GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。