文章 ID: 000084050 内容类型: 故障排除 上次审核日期: 2016 年 02 月 03 日

为什么不能使用DSP Builder for 英特尔® FPGAs手册中显示的dspba.set_param命令来更改 RTL 目的地目录?

环境

  • 英特尔® Quartus® II 订阅版
  • 面向英特尔® FPGA 的 DSP Builder
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® II 软件 v15.0 版本有更新,尽管上面的命令仍显示在手册中,但其仍无法运行。

    该手册描述了使用“dspba.set_param(控制{1},\'destination\',dest_dir)”来更改 RTL 目的地目录。

    解决方法

    要更改 Quartus® II 软件 v15.0 及更高版本的 RTL 目的地目录,请使用以下命令:

    dspba。SetRTLDestDir(型号,dest_dir)

    例如, 如果您使用的是随DSP Builder for 英特尔® FPGAs(高级模块集)随附的 demo_fft.mdl 示例,请使用以下命令:

    dspba。SetRTLDestDir(\'demo_fft\',\'MyRTL\')

    相关产品

    本文适用于 23 产品

    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V GX FPGA
    Stratix® V GT FPGA
    英特尔® Arria® 10 GT FPGA
    Arria® V GT FPGA
    Stratix® IV GX FPGA
    Arria® II GX FPGA
    英特尔® Arria® 10 GX FPGA
    Arria® II GZ FPGA
    Stratix® IV GT FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    英特尔® Arria® 10 SX SoC FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SE SoC FPGA
    Arria® V SX SoC FPGA
    Arria® V ST SoC FPGA
    Stratix® IV E FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。