文章 ID: 000084017 内容类型: 错误讯息 上次审核日期: 2015 年 04 月 01 日

Error (12006):节点实例“rs_hip”实例化未定义实体“altpcierd_hip_rs”

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® II 软件的版本 14.1 出现问题,当启用了配置旁路功能的 Arria® 10 PCI Express® 硬核 IP 时,您可能会看到此错误。

    解决方法

    将/ip/altera/altera_pcie/altera_pcie_a10_ed/example_design/verilog/chaining_dma目录复制到 < 变体>/altera_pcie_a10_hip_141/synth 目录。将以下行添加到您的/.qip 文件:
    set_global_assignment - library -name VERILOG_FILE [文件加入 $:quartus(qip_path) “altera_pcie_a10_hip_141/synth/altpcierd_hip_rs.v”]

    此问题计划在 Quartus® II 软件的未来版本中解决。

    相关产品

    本文适用于 3 产品

    英特尔® Arria® 10 GX FPGA
    英特尔® Arria® 10 GT FPGA
    英特尔® Arria® 10 SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。