文章 ID: 000083923 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么 18x18 位乘法器在实施中占用两个 18x18 位单元?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

Altera® Stratix® III 和 IV 设备中,每个 DSP 半模块包含四个 18x18 位签名乘法器,但并非在实施过程中全部可以使用。每个 DSP 半模块有 144 个输入引脚和 72 个输出引脚。独立 18x18 位多取器的输出宽度为 36 位,因此具有 72 个输出引脚的 DSP 半块只能容纳两个 18x18 位乘法器。当创建一个独立的 18x18 位乘法器时,该工具实际上将使用两个 18x18 位元素。

 

DSP 半块乘法器可用于 9x9、12x12、18x18 和 36x36 位模式。要实施 10x10 位乘法器,将使用 12x12 位乘法器。但是,资源使用报告将显示正在使用的两个 18x18 位元素。12x12 位乘法器的输出为 24 位,18x18 位乘法器的输出为 36 位。输出宽度差异为 36 - 24 = 12 位,太窄,另一个乘法器无法使用来自 DSP 半模块的输出引脚。

 

实施三个 10x10 位乘法器将仅使用四个 18x18 单元,并实施三个 18x18 位乘法器,仅使用六个 18x18 位元素。

相关产品

本文适用于 3 产品

Stratix® IV GX FPGA
Stratix® III FPGA
Stratix® IV E FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。