文章 ID: 000083611 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

在极低 Vcc 和极端温度下Arria V 和 Cyclone V 设备上 DDR2 和 DDR3 硬核内存控制器可能出现的读/写错误

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    此问题会影响 DDR2 和 DDR3 产品。

    Arria V GX 上的硬内存控制器, Arria V GT, Arria V SoC、Cyclone V GX、Cyclone V GT 和 Cyclone V SoC 设备可能 附件读/写错误,在低 Vcc 内核下的正常操作期间 电压和极热或寒冷温度。

    以下协议和频率会受到影响:

    • 对于Arria V GX/GT/SoC 设备,DDR2 为 375-400 MHz 和 DDR3,375-533 MHz
    • 对于 Cyclone V 设备,DDR2 为 300-400 MHz,DDR3 为 300-400 兆赫。
    解决方法

    如果您使用的是 Arria V GX,Arria V GT,Cyclone V GX,或 Cyclone V GT 设备,解决方法是安装 Quartus II 软件版本 13.0 SP1 DP5 补丁,然后重新生成外部 内存接口硬内存控制器 IP 并重新编译设计。

    如果您使用的Cyclone V SoC 或 Arria V SoC 设备,您 应安装 Quartus® II 软件版本 13.1,然后重新生成 外部内存接口硬内存控制器 IP 和重新编译 设计。

    此问题将在将来的版本中修复。

    相关产品

    本文适用于 2 产品

    Arria® V FPGA 和 SoC FPGA
    Cyclone® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。